计算机组成与结构
2020-04-21 09:56:59 1 举报
AI智能生成
计算机组成与结构
作者其他创作
大纲/内容
6 存储器的结构
6.1 并行主存储器系统
6.1.1 单体多字方式的并行主存系统
6.1.2 多体交叉存取方式的并行主存系统
6.2 高速缓冲存储器(Cache)
6.2.1 Cache的工作原理
6.2.2 Cache与主存储器的地址映像
6.2.3 Cache的替换策略
6.2.4 Cache的性能与结构
6.3 虚拟存储器
6.3.1 虚拟存储器概述
6.3.2 页式虚拟存储器
6.3.3 段式虚拟存储器
6.3.4 段页式虚拟存储器
6.3.5 虚拟存储器的工作过程
6.4 辅助存储器
6.4.1 磁盘存储器分类
6.4.2 磁盘的结构与原理
6.4.3 磁盘性能指标
6.4.4 光盘
6.4.5 U盘
6.5 本章小结
习题 6
7 系统总线
7.1 总线概述
7.1.1 总线的功能
7.1.2 系统总线的分类
7.1.3 总线的性能指标
7.2 系统总线的设计
7.2.1 系统总线的带宽
7.2.2 系统总线的结构
7.2.3 系统总线的时序控制
7.2.4 总线的仲裁
7.3 微型计算机的系统总线
7.3.1 微型计算机的前端总线
7.3.2 微型计算机的PCI总线
7.4 本章小结
习题 7
8 输入/输出子系统
8.1 I/O接口概述
8.1.1 I/O接口的基本功能
8.1.2 I/O接口的分类
8.1.3 I/O接口技术的发展
8.2 I/O接口与中断方式
8.2.1 中断方式概述
8.2.2 中断请求
8.2.3 中断判优逻辑的设计与实现
8.2.4 中断响应与中断处理
8.2.5 中断接口的组成
8.2.6 中断控制器举例——Intel 8259
8.2.7 中断接口举例——Intel 8255和Intel 8250
8.3 I/O接口与DMA方式
8.3.1 DMA方式的概念
8.3.2 DMA传送方式与过程
8.3.3 DMA的硬件组织
8.3.4 DMA控制器的组成
8.3.5 DMA控制器举例——Intel 8237
8.3.6 DMA接口在磁盘系统中的应用
8.4 I/O接口与通道方式
8.4.1 通道的功能
8.4.2 通道的类型
8.4.3 通道的工作过程
8.5 本章小结
习题 8
9 流水线技术
9.1 流水线的工作原理
9.1.1 指令解释的一次重叠方式
9.1.2 指令解释的流水方式
9.1.3 流水线的分类
9.1.4 流水线性能分析
9.2 流水线的相关性及其处理
9.2.1 流水线的相关性
9.2.2 流水线的相关性处理
9.2.3 非线性流水线的调度
9.3 向量流水处理机
9.3.1 向量流水处理机的结构
9.3.2 向量处理机的性能指标
9.4 超标量与超流水线处理机
9.4.1 超标量处理机
9.4.2 超流水线处理机
9.4.3 超标量流水技术的实例——Intel Pentium
9.5 本章小结
习题 9
10 多处理机技术
10.1 阵列处理机
10.1.1 阵列处理机的结构
10.1.2 阵列处理机的特点
10.1.3 互连网络及其实现
10.2 多处理机系统
10.2.1 多处理机系统的特点
10.2.2 多处理机系统的分类
10.2.3 多处理机的操作系统
10.3 本章小结
习题 10
1 计算机系统概述
1.1 计算机系统的组成及其层次结构
1.1.1 计算机系统的基本组成
1.1.2 计算机的硬件系统
1.1.3 计算机的软件系统
1.1.4 计算机系统的层次结构
1.1.5 计算机系统的性能指标
1.2 计算机系统结构、组成与实现
1.2.1 计算机的系统结构、组成与实现的定义与内涵
1.2.2 计算机的系统结构、组成与实现三者的相互影响
1.3 计算机系统结构设计
1.3.1 计算机系统的设计思路
1.3.2 软硬件取舍的基本原则
1.3.3 影响计算机系统结构设计的主要因素
1.4 计算机系统结构的分类及其发展
1.4.1 并行性的概念
1.4.2 并行处理系统与多机系统
1.4.3 计算机系统结构的分类
1.4.4 计算机系统结构的未来发展
1.5 本章小结
习题 1
2 运算方法与运算器
2.1 计算机中的数据表示
2.1.1 计算机中常用数制
2.1.2 非数值型数据的表示
2.1.3 带符号数的表示
2.1.4 定点数和浮点数
2.2 定点数加、减法运算
2.2.1 补码定点加减运算方法
2.2.2 溢出判断与移位
2.3 定点数乘、除法运算
2.3.1 原码一位乘法
2.3.2 补码一位乘法
2.3.3 原码一位除法
2.3.4 补码一位除法
2.4 浮点运算介绍
2.4.1 浮点数加减法
2.4.2 浮点数乘除法
2.5 运算器的组成与结构
2.5.1 加法器
2.5.2 算术逻辑单元
2.5.3 定点运算器
2.5.4 浮点运算器
2.6 本章小结
习题 2
3 寻址方式与指令系统
3.1 指令格式与指令系统设计
3.1.1 指令格式
3.1.2 指令字长
3.1.3 指令的地址码
3.1.4 指令的操作码
3.1.5 指令系统设计
3.2 指令和数据的寻址方式
3.2.1 指令的寻址方式
3.2.2 操作数的寻址方式
3.3 指令类型
3.3.1 数据传送类指令
3.3.2 算术逻辑运算类指令
3.3.3 程序控制类指令
3.3.4 输入/输出类指令
3.3.5 串操作类指令
3.3.6 其他指令
3.4 CISC与RISC
3.4.1 按CISC方向发展与改进指令系统
3.4.2 按RISC方向发展与改进指令系统
3.4.3 Intel 80x86指令集的发展
3.5 本章小结
习题 3
4 控制器
4.1 控制器的功能、组成及类型
4.1.1 控制器的功能
4.1.2 控制器的组成
4.1.3 控制器的类型
4.2 时序控制与信息传送
4.2.1 时序系统的组成
4.2.2 时序控制方式
4.2.3 数据通路结构
4.2.4 信息传送及其微命令设置
4.2.5 信息传送控制方式
4.3 指令的执行流程
4.3.1 指令执行的基本步骤
4.3.2 指令周期的设置
4.3.3 取指令周期的操作流程
4.3.4 指令执行流程设计举例
4.4 组合逻辑控制器
4.4.1 组合逻辑控制器的组成与运行原理
4.4.2 组合逻辑控制器的设计
4.4.3 组合逻辑控制器的时序系统
4.5 微程序控制器
4.5.1 微程序控制的基本原理
4.5.2 微指令的编码方式
4.5.3 微地址的形成方式
4.5.4 微指令格式的设计
4.5.5 微程序设计
4.6 Intel CPU内部组成的发展
4.6.1 Intel 8086的内部组成
4.6.2 Intel 80286的内部组成
4.6.3 Intel 80386的内部组成
4.6.4 Intel 80486的内部组成
4.6.5 Intel Pentium的内部组成
4.6.6 Intel Pentium 4的内部组成
4.7 本章小结
习题 4
5 主存储器
5.1 存储器系统概述
5.1.1 存储器的分类
5.1.2 存储系统的层次结构
5.1.3 存储器的性能指标
5.2 动态存储单元与存储芯片
5.2.1 动态MOS存储单元
5.2.2 动态存储器的刷新
5.2.3 DRAM动态存储器芯片
5.3 半导体只读存储器与芯片
5.3.1 只读存储器的分类
5.3.2 E2 PROM只读存储器
5.3.3 Flash只读存储器
5.4 主存储器的设计与应用
5.4.1 主存储器设计的基本原则
5.4.2 主存储器的逻辑设计
5.4.3 主存储器与CPU的连接
5.5 本章小结
习题 5
0 条评论
下一页