嵌入式高速串行总线技术——基于FPGA实现与应用
2020-09-16 10:15:21 1 举报
AI智能生成
嵌入式高速串行总线技术——基于FPGA实现与应用
作者其他创作
大纲/内容
附录B 插图目录
附录C 表格目录
附录D 本书创作过程中的随笔
D.1 没落的贵族——Motorola
D.2 JESD204协议lP核实现纪实
D.3 由而立到不惑
D.4 思想自由
D.5 再议八股
师之所在,道之所存
内 容 简 介
第1篇 计算机和嵌入式系统中常用总线的发展历程及趋势
1 总线的发展历程及后续趋势
1.1 总线的出现及定义
1.2 PC总线的发展
1.3 嵌入式系统总线的发展
1.4 总线领域三次革命成因与效能分析
1.5 高速串行总线技术的优点及共同点分析
1.6 高速串行总线的后续发展方向
1.7 参考文献
第2篇 嵌入式系统中常用的高速串行总线及其FPGA实现
2 基于SERDES的高速数据传输技术
2.1 SERDES技术简介
2.2 SERDES物理层——LVDS电平概述
2.3 基于FPGA的SERDES传输技术概述
2.4 基于FPGA实现SERDES原语的高速数据传输
2.5 延伸阅读——FPGA时序优化以及自适应延时调整的SERDES传输技术
2.6 小结
2.7 延伸阅读——后起之秀:Xilinx公司及其FPGA
2.8 参考文献
3 基于JESD204协议的ADC、DAC数据传输
3.1 JESD204协议概述
3.2 JESD204协议分析
3.3 基于GTX实现JESD204协议
3.4 小结
3.5 参考文献
4 基于SRIO总线的高速通信结构
4.1 SRIO总线——面向嵌入式系统互连
4.2 SRIO协议分析
4.3 基于SRIO总线的点对点通信功能实现
4.4 基于SRIO总线的交换结构通信功能实现
4.5 小结
4.6 延伸阅读——串行总线技术再提速,从信息不确定性说起
4.7 参考文献
5 基于PCIE总线的高速数据传输技术
5.1 PCIE总线概述
5.2 PCIE协议分析
5.3 基于PCIE协议的点对点通信功能实现
5.4 小结
5.5 延伸阅读——再论马太效应:从PCIE代替AGP总线说起
5.6 参考文献
6 基于Aurora协议的高速传输技术
6.1 Aurora总线概述
6.2 Aurora总线协议分析
6.3 基于Aurora总线的通信功能实现
6.4 小结
6.5 延伸阅读——Xilinx公司及其Aurora总线
6.6 参考文献
7 基于SATA总线的高速数据存储技术
7.1 多种高速数据存储方式涉及的总线形式
7.2 SATA协议分析
7.3 SATA协议IP核的FPGA实现
7.4 小结
7.5 延伸阅读——基于DNA的生物学存储技术
7.6 参考文献
第3篇 整机设计的嵌入式系统高速数据总线
8 CPCIE总线架构
8.1 CPCIE总线简介
8.2 CPCIE系统中功能模块分类
8.3 CPCIE系统连接关系与信号定义
8.4 CPCIE系统整机设计要素
8.5 小结
8.6 参考文献
9 VPX总线架构
9.1 VPX总线的起源
9.2 VPX协议族分析
9.3 VPX协议的典型应用
9.4 连接关系与信号定义
9.5 整机设计要素
9.6 VPX架构与CPCIE架构的异同
9.7 小结
9.8 参考文献
10 FC总线技术的实现与应用
10.1 FC技术简介
10.2 FC协议分析
10.3 FC协议通信实现分析
10.4 小结
10.5 参考文献
11 Infiniband总线技术的实现与应用
11.1 Infiniband总线概述
11.2 Infiniband协议分析
11.3 Infiniband协议实现及应用
11.4 小结
11.5 参考文献
附录A 简写索引
0 条评论
下一页